# IX. Принципы построения и архитектура ЭВМ

Общие принципы построения современных ЭВМ

Принципы Фон-Неймана

- -Двоичное кодирование информации
- -Программное управление
- -Адресность памяти
- -Однородность памяти ОКОД, SISD



-Гарвардская архитектура (ОП для хранения команд и ОП для хранения данных) Принстонская архитектура (ОП для хранения команд и данных)

## Принципы микропрограммного управления



Любое цифровое устройство можно рассматривать, как совокупность операционного и управляющего блока.

Любая команда или последовательность команд реализуется в операционном блоке за несколько тактов

Последовательность сигналов управления должна выдаваться устройством управления в соответствии с поступающей на вход командой и текущим состоянием операционного блока

Состояние линий управления в каждом такте задает микрокоманду. Совокупность микрокоманд, необходимых для реализации команды называется микропрограммой.

## Принцип конвейерной обработки



Конвейерная обработка представляет собой процесс, при котором сложные действия разделяются на более короткие стадии. Их параллельное выполнение для последовательности действий позволяет более полно использовать обрабатывающие ресурсы конвейера.

# Структура современных ЭВМ

- -Центральное процессорное устройство (ЦПУ).
  - Арифметико-логическое устройство (АЛУ)
  - -Устройство управления (УУ)
  - -Регистры общего назначения (РОН)
- -Основная память
- -Система ввода-вывода
- -Управление внешними устройствами
- -Внешняя память
- -Система передачи информации
- -Система синхронизации
- -Система прерываний
- -Система прямого доступа к памяти
- -Система подвода питания/земли и система энергосбережения Система контроля и повышения отказоустойчивости

## ЭВМ с непосредственными связями



- -(+) При построении оптимальных линий связи вычислительная машина обладает максимальным быстродействием.
- (-) Ограничение на количество выводов микросхем не позволяет организовать широкие шины.
- (-) Реконфигурация системы требует изменения характеристик линий связи.

# ЭВМ с магистральной структурой



- (+) Общая шина позволяет легко реконфигурировать систему.
- (-) Шина является узким местом.

- Шина, используемая всеми устройствами системы для передачи данных называется системной.
- Для разгрузки системной шины используют иерархию шин.
- По назначению, разделяют шины адреса, шины данных и шины управления.

# Примеры построения ЭВМ с иерархией шин





#### Основные тенденции развития ЭВМ

- Повышение степени интеграции элементной базы
  - -Увеличение набора команд -Увеличение степени аппаратной поддержки.
- Обратная совместимость
- Наличие семантического разрыва



#### Проблема семантического разрыва

Технология программирования непрерывно развивается, что позволяет увеличивать функциональность программ и сокращать время их разработки. Создание проблемно-ориентированных языков высокого уровня усугубляет принципиальное отличие языка машинных команд, реализуемого компьютером, от языков, используемых при написании программ. Данная проблема носит название "семантического разрыва" и выражается в неоправданном падении производительности вычислительной системы.

# Архитектура системы команд

В команде указывается, какую операцию выполнять (КОП), над какими операндами выполнять операцию, а также куда поместить операнд.



RISC – Reduced Instruction Set Computer; CISC – Complex Instruction Set Computer; VLIW – Very Long Instruction Word; ROSC - Removed Operand Set Computer

# Сравнение CISC, RISC и VLIW архитектур СК

| Характеристика                       | CISC                                              | RISC                                     | VLIW                                     |
|--------------------------------------|---------------------------------------------------|------------------------------------------|------------------------------------------|
| Длина команды                        | Различная                                         | Одинаковая                               | Одинаковая                               |
| Расположение<br>полей в<br>командах  | Различное                                         | Одинаковое                               | Одинаковое                               |
| Количество<br>регистров              | Малое. Регистры<br>специализи-<br>рованные        | Большое.<br>Регистры<br>универсальные    | Большое.<br>Регистры<br>универсальные    |
| Доступ к памяти                      | Кодируется в команде. Выполняется по микрокоманде | Выполняется по<br>специальной<br>команде | Выполняется по<br>специальной<br>команде |
| Длительность<br>выполнения<br>команд | Различная                                         | Одинаковая (для большинства команд)      | Различная                                |

## Стековая архитектура СК

(+) При размещении операндов в стековой памяти (LIFO) архитектура команд упрощается (большое количество действий выполняется аппаратно)



#### Операции:

- занесение в стек (PUSH);
- извлечение из стека (РОР);
- выполнение действий на стеком (извлечение операндов из вершины стека, выполнение действий, помещение результата в вершину стека)

Для выполнение арифметических операций их преобразуют к постфиксной форме (Польской записи).

Пример: a = a + b \* (c -d); Постфиксная форма: abcd-\*+; Действия: PUSH a; PUSH b; PUSH c; PUSH d; SUB; MUL; ADD; POP a.

- (-) Отсутствие прямого доступа к памяти ограничивает область применения.
- (-) Сложность организации параллельной обработки.

# Стековые процессоры (Форт-процессоры)

#### Блок-схема микропроцессора IGNITE



ПРИМЕР

#### Сравнение выполнения программы на RISC-процессоре и на стековом микропроцессоре

| Номер команды | RISC MPU                 | IGNITE         |
|---------------|--------------------------|----------------|
|               |                          | push g 1       |
| 1             | add #1, g2, g5           | push g2        |
|               |                          | inc #1         |
| 2             | sub g 1, g5, g5          | sub            |
| 3             | add g5, g3, g5           | push g3        |
| 3             |                          | add            |
| ,             | ald a d. #1 tama         | push g4        |
| 4             | sh <b>i</b> g4, #1, temp | sh <b>l</b> #1 |
| 5             | h a5 tama a5             | sub            |
| J             | sub g5, temp, g5         | pop g5         |
|               | Всего 20 байт            | Всего 10 байт  |

#### Набор микросхем TDS9092 FORTH CHIPS



## Аккумуляторная архитектура СК

Один из операндов должен обязательно находиться в специальном регистреаккумуляторе. Результат также сохраняется в аккумулятору.



### Операции:

- занесение в аккумулятор (LOAD);
- извлечение из аккумулятора (STORE);
- выполнение действий над операндами (извлечение первого операнда из аккумулятора, извлечение второго операнда из ОП и помещение во временный теневой регистр ТМР, выполнение действий, помещение результата в аккумулятор).

Пример: a = a + b \* (c - d); Определение троек: T1=c-d; T2=b\*T1; T3=a+T2; Действия:LOAD c; SUB D; MUL b; ADD a; STORE a.

- (+) В команде необходимо указывать только адрес второго операнда.
- (+) Ускоряются длинные вычисления (a\*b/c+d-e).
- (-) Наличие одного аккумулятора является узким местом, т.к. временно ненужный результат необходимо перезаписывать в другой регистр или ОП.

## Регистровая архитектура СК

В состав процессора входит большое количество однотипных регистров. В команде необходимо указать номера регистров, хранящих операнды, а также номер регистра операнда.



Для данной архитектуры возможны варианты размещения операндов: оба операнда в памяти; один операнд в памяти и один в РОН; оба операнда в РОН.

Для уменьшения размерности команд и для упрощения декодирования накладывают ограничения на размещение операндов.

# Архитектура VLIW – Very Long Instruction Word

В процессорах VLIW задача распределения решается во время компиляции и в инструкциях явно указано, какое вычислительное устройство должно выполнять какую команду.

Эльбрус-3 и его микропроцессорное исполнение Эльбрус 2000 (E2K) также являются VLIW процессорами.

Микропроцессор Intel Itanium имеет как традиционную систему команд IA-32, так и систему команд «с явным параллелизмом» (англ. Explicitly Parallel Instruction Computing, EPIC), исполняемую VLIW-ядром





| Вариант                                                     | (+)                                                                                                             | (-)                                                                                                                                          |  |
|-------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------|--|
| Оба операнда находятся в регистрах                          | Простота аппаратной реализации. Простота параллельной обработки.                                                | Избыточность в команде из-за сложности кодирования с кратностью 8 бит                                                                        |  |
| Один операнд<br>находится в<br>регистре, а один в<br>памяти | Код компактен. Данные<br>поступают в ALU без<br>промежуточного хранения<br>в РОН                                | Наличие адреса в команде<br>усложняет дешифрацию и<br>сокращает возможное кол-<br>во РОН, адресуемых в<br>команде.                           |  |
| Оба операнда<br>находятся в<br>памяти                       | Код наиболее компактен.<br>Возможность выполнения<br>простых действий<br>наиболее быстро без<br>занесения в РОН | Команды имеют максимальную длину. Из-за наличия коротких и длинных команд трудно оптимизировать тракты передачи данных и декодеры инструкций |  |

#### Статистические данные для х86 команд

#### Top 20 instructions of x86 architecture







#### Типы команд.

• Команды пересылки данных.

дополнительным разряд.

- регистр-регистр
- регистр-память
- память-память
- Команды арифметической и логической обработки (сложение, вычитание, умножение, деление, инкремент, декремент, сравнение, операции над ЧПЗ, логические операции, операции сдвига).
  Сдвиг: логический, арифметический, циклический, циклический через
- Команды работы со строками (могут быть реализованы набором других команд, однако удобны при работе с символьной информацией).
- Команды векторной обработки (позволяет выполнять однотипные действия над большим количеством однородных данных). Пример арифметики с насыщением:

1011 0111 1010

- + <u>0001 1001 1000</u> 1100 1111 1111
- Команды преобразования: служат для табличного преобразования данных из одной системы кодов в другую (2-10 <-> 2)

- •Команды ввода/вывода. Служат для управления, проверки состояния и обмена данными с периферийными устройствами.
  - Команды вывода в порт
- Команды ввода из порта.
- •Команды управления потоком команд. Данные команды служат для указания очередности выполняемых команд.

Вычисление адреса очередной команды может выполняться несколькими способами:

- увеличением адреса на длину исполненной (естественный порядок).
- изменением адреса на длину следующей (перешагивание)
- изменением адреса на значение, указанное в текущей команде (короткий переход).
- непосредственное указание следующей команды (длинный переход). Перечисленные команды могут выполняться лишь по некоторому условию (уловные переходы).

Команды условного перехода составляют 80% команд управления. Команды безусловного перехода: вызовы и возвраты из процедур, и.т.д.

### Форматы команд.

| Операционная часть | Адресная часть |
|--------------------|----------------|
|                    |                |

1. Четырехадресная команда.

| КОП                      | 1 операнд | 2 операнд        | результат                           | Адр след ком. |
|--------------------------|-----------|------------------|-------------------------------------|---------------|
| 2. Трехадресная команда  |           |                  |                                     |               |
| КОП                      | 1 операнд | 2 операнд        | результат                           |               |
| 3. Двухадресная команда. |           |                  |                                     |               |
| КОП                      | 1 операнд | 2 оп-д/результат | Характерна для CISC-<br>архитектуры |               |

4. Аккумуляторная архитектура

| КОП | 1 операнд |
|-----|-----------|
|     | •         |

Второй операнд хранится в аккумуляторе. Данный формат команд характерен для RISCархитектур.

5. Нульоперандная команда.

КОП

## Способы адресации



<u>Непосредственная</u> адресация

Вместо адреса команда содержит непосредственно операнд.

- (+) команда выполняется быстро
- (-) непосредственный операнд может не войти в команду



Адрес в команде является адресом операнда

- (+) если операнд находится в памяти, то это самый быстрый способ указать на него
- (-) заранее определенный адрес влияет на переносимость программы.
- (-) Адрес занимает много места

#### Неявная адресация

коп са

Операнд подразумевается (следует из КОП).

- (+) Команда занимает мало места
- (-) только такие командах нельзя использовать для построение всей системы команд.

#### Регистровая адресация

Адрес в команде указывает не на ячейку ОП, а на регистр.

- (+) Быстрее прямой адресации
- (-) Количество регистров ограничено





# <u>Относительная</u> адресация

Адрес вычисляется относительно счётчика команд

(+) Код переносим, команды занимают мало места



### <u>Базовая регистровая</u> <u>адресация</u>

Адрес в команде представляет собой смещение, которое складывается со значением в базовом регистре для получения адреса операнда

- (+) Удобна для работы со структурами данных, размещаемых динамически.
- (-) Переносимость меньше, чем у относительной адресации

<u>Индексная</u> <u>регистровая</u> адресация



В поле адреса команды содержится базовый адрес, складываемый со значением смещения в индексном регистре.

- (+) Удобна для работы со структурами данных, размещаемых динамически.
- (-) Переносимость меньше, чем у относительной адресации



Индекс

# <u>Автоинкрементная/автодекрементная</u> <u>адресация</u>

Разновидность регистровой индексной или базовой адресации. До или после выполнения команды значение базового или индексного регистра увеличивается/уменьшается на единицу или масштаб.

- (+) Способ адресации удобен для команд обработки строк.
- (-) Автоматическое изменение часто требуется выполнять на величину, большую единицы.

# Индексная адресация с масштабированием

Индексный регистр умножается на масштаб М и суммируется с базовым адресом из команды.

- (+) Удобен для модификации адреса на величину М.
- (-) Вычисление адреса замедляется, т.к. требуется выполнять умножение.



#### <u>Базовая индексная адресация с</u> <u>масштабированием</u>

Адрес определяется по формуле Адрес=Индекс\*Масштаб+База+Смещение.

- (+) Базовая индексная адресация с масштабированием часто используется при обращении к системным таблицам, находящимся в ОП (таблица дескрипторов, таблицы страниц, таблица векторов прерываний и т.д.)
- (-) Ограниченное на величину М (М=1,2,4,8).



